SRAM對(duì)技術(shù)發(fā)展的影響
來(lái)源:宇芯有限公司 日期:2019-12-25 10:35:59
近20年來(lái)一直是使用緩解技術(shù)來(lái)限制這種影響,最先進(jìn)的方式是將SRAM電源電壓從其工作值降低到所謂的數(shù)據(jù)保持電壓(DRV)。一開(kāi)始,這種技術(shù)帶來(lái)明顯減少的漏電流,降低至工作電源電壓值的5到10倍。隨著技術(shù)節(jié)點(diǎn)日趨進(jìn)展,電源電壓不斷降低,工作電壓和DRV之間的裕量也縮小了,導(dǎo)致使用這種技術(shù)的漏電流減少,大約僅減少2倍。
基本上,我們已經(jīng)用盡了各種得以緩解漏電流的技術(shù)了,但“日益坐大”的
SRAM容量仍將帶來(lái)大量的電流浪費(fèi)。圖1顯示CPU芯片上的SRAM容量每18個(gè)月增加一倍。
SRAM是采用任何CMOS工藝“免費(fèi)提供”的內(nèi)存。自CMOS發(fā)展早期以來(lái),SRAM一直是開(kāi)發(fā)和轉(zhuǎn)移到任何新式CMOS工藝制造的技術(shù)驅(qū)動(dòng)力。隨著近來(lái)用于深度學(xué)習(xí)的所謂“特定領(lǐng)域架構(gòu)”(DSA)崛起,每個(gè)芯片上的SRAM數(shù)量達(dá)到了數(shù)百個(gè)兆位(megabite)。這帶來(lái)了兩項(xiàng)具體的挑戰(zhàn)。
第一項(xiàng)挑戰(zhàn)是隨著采用FinFET晶體管的最新CMOS技術(shù)進(jìn)展,內(nèi)存單元尺寸的效率越來(lái)越低。從圖2就可以看到,SRAM單元尺寸可以繪制為CMOS技術(shù)節(jié)點(diǎn)的一個(gè)函數(shù)。
從平面到FinFET(planar-to-FinFET)的轉(zhuǎn)變對(duì)于SRAM內(nèi)存單元的布局效率有著顯著的影響。采用FinFET的臨界間距逐漸縮小,導(dǎo)致SRAM單元尺寸縮減迅速減緩。有鑒于對(duì)于更大片上SRAM容量的需求不斷增加,現(xiàn)在正是最糟糕的情況了。我們距離SRAM將主宰整個(gè)DSA處理器大小的情況不遠(yuǎn)了。
第二項(xiàng)挑戰(zhàn)在于從正電源流經(jīng)SRAM單元到接地的漏電流。其中很大一部份原因是次閾值晶體管泄漏的指數(shù)級(jí)溫度啟動(dòng)——這意味著隨芯片變熱,這種漏電流將會(huì)急劇增加,這導(dǎo)致了能量的浪費(fèi)。雖然這通常稱為靜態(tài)功耗,但這種漏電流也會(huì)在SRAM處于有效使用狀態(tài)時(shí)發(fā)生,并形成能量浪費(fèi)的下限。
對(duì)技術(shù)發(fā)展的影響
當(dāng)代技術(shù)的發(fā)展帶來(lái)了資料泛濫。它最主要的成長(zhǎng)動(dòng)力來(lái)自物聯(lián)網(wǎng)(IoT)、5G、人工智能(AI)、擴(kuò)增實(shí)境和虛擬現(xiàn)實(shí)(AR/VR)以及自動(dòng)化。在大多數(shù)情況下,由于速度和能量的原因,數(shù)據(jù)必須儲(chǔ)存在靠近CPU的位置,意即與CPU核心位于同一芯片上。唯一一種能夠如此接近CPU的內(nèi)存就是SRAM。
然而,SRAM由于效率不彰的尺寸和漏電流本質(zhì),導(dǎo)致這些成長(zhǎng)驅(qū)動(dòng)力的發(fā)展瓶頸。SRAM引起的速度和功率限制,阻礙了這些應(yīng)用的明顯進(jìn)展,同時(shí)還不斷地提高成本。這導(dǎo)致對(duì)于各種新興內(nèi)存替代技術(shù)的需求和投資與日俱增——特別是需要高效率的SRAM替代內(nèi)存。
關(guān)鍵詞:SRAM
上一篇文章:
Cypress非易失性SRAM技術(shù)
宇芯有限公司自成立以來(lái),我們專注于代理國(guó)內(nèi)外各大知名品牌的半導(dǎo)體元器件,代理品牌有NETSOL、JSC、everspin、來(lái)?xiàng)頛yontek、ISSI、
CYPRESS等多個(gè)品牌總代理資質(zhì),主要產(chǎn)品線為sram、mram、psram等其他存儲(chǔ)器芯片,致力于為客戶提供具有競(jìng)爭(zhēng)優(yōu)勢(shì)的產(chǎn)品,是一家專業(yè)提供存儲(chǔ)方案解決商。